报告主题:集成电路寄生参数提取技术
报告人:喻文健
报告人单位:清华大学
主办:高能效计算与应用中心
时间:5月31日(周一)下午3:10-5:00
地点:二教411
讲座摘要
寄生参数提取是芯片物理设计中建模/分析/仿真的基础,通过它才能估算电路时延、实现信号完整性和电源完整性分析,从而对整个电路设计的各项性能指标进行验证。寄生参数提取的主要任务是计算互连线的等效电阻、电容参数,并形成电路网表。随着工艺制程的发展、电路规模的增大,如何准确快速地进行寄生参数提取(尤其是电容提取)对于保证设计质量、提高制造良率、减少成本和缩短设计周期变得越来越重要。
本次讲座围绕电阻提取、电容提取、版图寄生参数提取等问题,介绍各种寄生参数提取与计算技术及其应用场景,包括作为其核心的场求解器技术的数学原理与主要算法,并对不同方法的优缺点、实际应用情况进行分析与比较。
报告人信息
清华大学计算机系长聘副教授、软件研究所所长,国家优青基金获得者。研究方向包括电子设计自动化(EDA)、大数据数值计算与机器学习等。发表包括IEEE Trans., SIAM Jour.等顶级期刊论文40多篇、国际会议论文70多篇,在Springer公司出版英文专著1部,独立编著的《数值分析与算法》获清华大学优秀教材一等奖。曾获教育部自然科学奖二等奖、2016年度知社学术圈中国新锐科技人物突出贡献奖、清华大学科研成果推广应用效益奖,获DATE’2016/ICTAI’2019等著名国际会议的最佳论文(学生论文)奖、及5次最佳论文奖提名。担任ASP-DAC Steering Committee Member、CCF集成电路设计专业组常委,国际期刊IEEE T-CAD和Integration的编委、国际会议ASP-DAC技术分委员会主席、CSTIC电路设计与EDA分会主席、多个顶级会议的程序委员等。研究成果被技术转移或直接应用于美国、日本、中国多家EDA公司、以及MATLAB软件中。